Implementación física y verificación de un filtro polifásico para un receptor IEEE 802.15.4 en tecnología CMOS 0.18 µm


Estudiante: Daniel Mayor Duarte
Tutores: Francisco Javier del Pino Suárez (DIEA), Sunil Lalchand Khemchandani (DIEA)
Fecha lectura: 22/06/2017
Lugar: Sala de Telenseñanza, Edificio de Electrónica y Telecomunicación, Pab. A.
Resumen inglés:
This paper presents a low power complex filter for the 2.4-GHz-band IEEE 802.15.4 standard in 0.18 ?m CMOS technology. The designed complex filter is based on Nauta’s and class A-B’s transconductors in order to minimize the power consumption. The circuit achieves an image rejection of 34 dB, meeting the standard’s requirements. This results are accomplished with a power consumption of only 1.18mW.
Tribunal:
  • Presidente: Roberto Sarmiento Rodríguez
  • Secretario: Sebastián López Suárez
  • Vocal: Roberto Esper-Chain Falcón
Calificación: Sobresaliente 10 (MH)
Documentos: Resumen Póster Memoria